Beschreibung
- Ein bestehendes FPGA Design soll um zusätzliche Funktionen erweitert werden- Das FPGA Design beinhaltet Messung, Filterung sowie Datenaufbereitung und Regelung einer Hochfrequenz-Leistungsgenerator Plattform
- Entwickelt wird auf einem Xilinx Artix 7 FPGA mit der IDE Vivado mit VHDL
- Folgende Funktionen sollen Implementiert werden:
o Mehrstufiges Pulsen der Ausgangsleistung „Multi-Level-Pulsing“,
o Automatische Veränderung der Ansteuerfrequenz „Auto frequency tuning“ während dem Multi-Level-Pulsing
o Einstellen der Ansteuerflanken der Leistungspule „Pulse-Etch shaping“
o Aufsetzen eines zweiten Regler-Kanals zur erweiterten Leistungsmessung „Average PR Regulation“
o On-Chip Oszilloskop für das FPGA
Angeforderte Skills wären demnach:
- FPGA Design mit VHDL
- Erfahrungen mit Xilinx FPGAs und der zugehörigen Toolchain
- Erfahrungen im Bereich Datenverarbeitung und Regelungstechnik
- Optimalerweise Kenntnisse im Bereich der Hochfrequenztechnik
- Spätester Start im September
- Bevorzugt Vor-Ort (vor allem zu Projektstart), bis zu 80% Remote denkbar