Profilbild von Joerg Holzhauer Hardwareentwickler, FPGA, ASIC, VHDL aus Sindelfingen

Jörg Holzhauer

verfügbar

Letztes Update: 07.01.2008

Hardwareentwickler, FPGA, ASIC, VHDL

Abschluss: Dipl.-Physiker
Stunden-/Tagessatz: anzeigen
Sprachkenntnisse: englisch (gut)

Skills

Programmiersprachen SW: C/C++, Assembler, Fortran, Pascal, Java
Hardwarebeschreibungssprache: VHDL
Tools: Modelsim (Mentor), ISE (XILINX), Visual Studio 6 (Micorsoft)

Projekthistorie

Projekt: "LKW-Maut Österreich" FPGA-Prototy. ASIC im Endgerät, Teile der Firmware und Testsoftwareroutinen in C und Visual Basic

Reisebereitschaft

Verfügbar in den Ländern Deutschland, Österreich und Schweiz
Vor-Ort
Profilbild von Joerg Holzhauer Hardwareentwickler, FPGA, ASIC, VHDL aus Sindelfingen Hardwareentwickler, FPGA, ASIC, VHDL
Registrieren